Pregunta de prueba de principios de microcomputadoras (3), ¡por favor dame la respuesta!
Ciclo de bus: El ciclo de bus generalmente se refiere al tiempo necesario para que la CPU complete una operación para acceder al puerto MEM o de E/S. Un ciclo de bus consta de varios ciclos de reloj.
La capacidad de carga del bus, es decir, la capacidad de conducción, significa que cuando el bus está conectado a una carga, el nivel lógico de la entrada y salida del bus permanece dentro del rango normal. La capacidad de carga del bus generalmente se refleja en la cantidad de placas de circuito de expansión conectables.
Interrupciones enmascarables: todas las interrupciones (IRQ) emitidas por dispositivos de E/S pueden generar interrupciones enmascarables, que se ven afectadas por el indicador IF. , Basado en la configuración del indicador de secuencia de interrupción para determinar si la CPU responde a la solicitud de interrupción.
A\D: Convierte señales analógicas en señales digitales.
Bus de comunicación: conjunto de varias líneas de señal. Es un canal público para transmitir datos, direcciones e información de control entre varios componentes de la computadora.