¡Cómo simular el núcleo IP de Altera con modelsim!
Archivo de generación de núcleos de IP: (Igual que Xilinx/Altera) Después de que el generador de núcleos de IP genera IP, hay dos archivos que nos resultan más útiles. Supongamos que se genera un asyn_fifo central y asyn_fifo.veo proporciona el método de enrutamiento del núcleo. (o en Editgt; Language Template-gt; en Codemim). asyn_fifo.v es el modelo de comportamiento del kernel, que llama principalmente a módulos en la biblioteca de modelos de comportamiento de xilinx y debe agregarse al proyecto durante la simulación.
2.
2. Conveniente para la depuración. Llamar a modelsim en ISE/Quartus solo puede ver las señales de entrada y salida, pero no puede ver las señales/variables intermedias del diseño, especialmente las señales/variables internas del núcleo IP. La simulación directa en Modelsim puede observar cualquier señal/variable que no esté en el diseño y cualquier señal/variable en el núcleo IP. De esta manera, el flujo de datos de nuestro diseño se puede expresar claramente y los efectos de procesamiento de diferentes métodos de programación. También se detectará, lo que facilita enormemente la depuración.