¿Alguien puede explicarme el significado de cada terminal de V1 en la imagen?
1 VDD: entrada de alimentación. Entrada de energía del chip. Bypass a VSS con un condensador de 0,1 µF.
2 CTG: Tierra.
3 VSS: terminal de tierra del dispositivo. Entrada de resistencia de detección de corriente del lado de la batería y tierra del chip.
4 VIN: Entrada de detección de voltaje de batería. Conéctese al terminal positivo de la batería a través de una red de desacoplamiento.
5, 9, 10 N.C.: Sin conexión.
6 PLS: entrada de detección de terminal positivo del paquete de baterías. Se utiliza para detectar cortocircuitos, sobrecorriente de descarga y sobrecorriente de carga.
7 CC: Control de carga. Cargue la salida de control FET.
8 CC: Control de descarga. Salida de control FET de descarga.
11 DQ: Entrada/salida de datos. E/S de datos en serie con menú desplegable débil para detectar desconexión de la batería, también configurable como entrada de despertador.
12 SNS: el terminal de conexión de la resistencia de detección de corriente, el terminal de entrada del terminal negativo del paquete de batería y la resistencia de detección de corriente del lado de la batería.
13 CP: Salida de la bomba de carga, derivada a VSS a través de un capacitor de 0.1?F.
14 PIO: Pin de E/S programable, que se puede configurar como entrada de despertador.
15 PAD: pad expuesto, conectado a VSS o dejado flotante.