Red de conocimiento informático - Problemas con los teléfonos móviles - Introducción a VHDL, lenguaje VHDL

Introducción a VHDL, lenguaje VHDL

El nombre completo de VHDL es VHSIC Hardware Description Language, que es la abreviatura de Very High Speed ​​Integrated Circuit. Nació en la década de 1980 bajo el patrocinio del Departamento de Defensa de Estados Unidos y eventualmente dio lugar a. La aparición del lenguaje VHDL. A finales de 1987, VHDL fue reconocido por el IEEE y el Departamento de Defensa de EE. UU. como lenguaje de descripción de hardware estándar.

VHDL se utiliza principalmente para describir la estructura, comportamiento, funciones e interfaces de sistemas digitales. La forma del lenguaje, el estilo de descripción y la sintaxis de VHDL son muy similares a los lenguajes informáticos generales de alto nivel, excepto que contiene muchas declaraciones específicas del hardware. La estructura del programa de VHDL se caracteriza por dividir el diseño de ingeniería o entidad de diseño (que puede ser un componente, un módulo de circuito o un sistema) en externa (o parte visible, o puerto) e interna (o parte invisible), y la parte interna parte involucra ambas entidades. Las funciones internas también implican la finalización del algoritmo. Una vez definida la interfaz externa de una entidad de diseño, otros diseños pueden llamar directamente a esa entidad una vez que se complete su desarrollo interno. Este concepto de dividir una entidad de diseño en partes internas y externas es un punto fundamental en el diseño de sistemas VHDL.

(1) Descripción Cuando se desarrolló originalmente el lenguaje VHDL, su objetivo era simplemente establecer un estándar para textualizar circuitos de modo que los diseños descritos textualmente pudieran ser entendidos por otros sin duplicaciones. Esto se debe a que describir circuitos en lenguaje natural crea duplicaciones. El propósito de un modelo es lograr que la gente lo lea.

(2) Modelo para simulación Como lenguaje de modelado, se utiliza para la simulación mediante software de simulación. El modelo es leído por un software de simulación.

(3) Los modelos utilizados para la síntesis se utilizan como entrada de diseño en sistemas de diseño automatizados. Este modelo es leído por un software de síntesis.