¿Qué es la interfaz SSC? ¿Cuál es la diferencia entre la interfaz y 232?
2 AT91RM9200 y DS21554 AT91RM9200 integra un procesador Thumb ARM920T-ARM, que corre a una velocidad de hasta 200 MI/s a un reloj de 180 MHz; tiene un caché de datos interno de 16 KB; caché de instrucciones y búfer de escritura, MMU (unidad de administración de memoria) con todas las funciones; emulador en chip con canal de depuración, SRAM de 16 KB y ROM de 128 KB, admite SDRAM, SRAM, Burst Flash y conecta perfectamente CompactFlashTM, SmartMediaTM y NAND Flash; generador de reloj mejorado y controlador de administración de energía, que incluye interrupciones periódicas, vigilancia y reloj en tiempo real con interrupción de alarma con 8 niveles de prioridad, fuentes de interrupción enmascarables individualmente, 7 fuentes de interrupción externas y una fuente de interrupción rápida 122 pines de E/S programables; (multiplexación multifunción); controlador DMA (acceso directo a memoria) de 20 canales; controlador Ethernet tipo 10/100 Base-T e interfaz MII independiente de medios, interfaz USB 2.0 de máxima velocidad (12 Mb/s, 2 maestros y 1 esclavo). ), 3 controladores serie síncronos (SSC), 4 puertos serie síncronos/asíncronos universales (USART), interfaz periférica serie host/esclavo (SPI), interfaz de dos cables (TWI), dos temporizadores/contadores de 16 bits de 3 canales ( TC). La súper potencia de procesamiento y las ricas interfaces hacen que este procesador sea ampliamente utilizado en varios sistemas integrados de comunicación y control, especialmente el puerto serie síncrono y la interfaz Ethernet, lo que hace posible que sirva como procesador central de equipos de puerta de enlace. Los datos en la red de telecomunicaciones se transmiten en forma de TDM (multiplexación por división de tiempo), utilizando la estructura de trama E1. La interfaz de red correspondiente incluye interfaces eléctricas y estructuras de trama, que cumplen con la especificación ITU-T G.703/G.704. o el estándar nacional GB7611. DS21554 es un circuito integrado framer E1 que cumple con la especificación Integra la interfaz de línea y el framer. Sus principales características son: Transceptor completo PCM30/32 E1 que cumple con la especificación: control HDLC con controlador de buffer de 64 KB. interfaz de controlador paralelo que proporciona señalización asociada a canal (CAS), señalización asociada a canal (CCS) y función de prueba de bucle invertido, etc. La interfaz de línea admite una conexión de cable coaxial de 75? o de 120? RSYNC/TSSYNC), transmitir y recibir señales de reloj (RSYSCLK/TSYSCLK); cuatro DS21554 pueden realizar una conexión en cadena de señales de backplane, proporcionando un flujo de datos síncrono multiplexado de 8192 KB/s.