¿Qué software utiliza Verilog para escribir VC?
Si solo desea simular, puede usar ModelSim; si desea compilar, sintetizar, escribir y depurar programas, puede usar el software Quartus II de Altera y ISE de Xilinx. He utilizado todos estos tipos de software y puedes descargar el software de instalación correspondiente en línea. Verilog hdl es un lenguaje de descripción de hardware, un poco como el lenguaje C, que es más fácil de usar.
Diseño Verilog:
Para describir circuitos de hardware complejos, los diseñadores siempre dividen las funciones complejas en funciones simples. Los módulos son las estructuras básicas que proporcionan cada función simple. Los diseñadores pueden adoptar un pensamiento "de arriba hacia abajo" y dividir módulos funcionales complejos en módulos de nivel inferior. Este paso normalmente lo completa el diseñador jefe a nivel del sistema.
Los módulos subyacentes los completan los diseñadores del siguiente nivel. El diseño de arriba hacia abajo favorece la división y gestión de la jerarquía del sistema, mejora la eficiencia y reduce los costos. El modelo "de abajo hacia arriba" es el proceso inverso al modelo "de arriba hacia abajo".
La unidad de diseño básica utilizada para describir el hardware que utiliza Verilog es un módulo. La construcción de circuitos electrónicos complejos se realiza principalmente mediante la interconexión y llamada de módulos. Los módulos están contenidos en las palabras clave module y endmodule.