Red de conocimiento informático - Problemas con los teléfonos móviles - SPCE061A Descripción del rendimiento

SPCE061A Descripción del rendimiento

Microprocesador amp;micro'nSP? de 16 bits;

Voltaje de funcionamiento (CPU) VDD 2,4~3,6 V (E/S) VDDH 2,4~5,5 V;

p>

Procesamiento de audio programable;

Oscilador de cristal;

Sistema de espera;

Dos temporizadores/contadores programables de 16 bits (con Preajuste de conteo inicial automático);

Dos canales de salida DAC (convertidor de digital a analógico) de 10 bits;

Puerto de E/S programable de uso general de 32 bits;

14 fuentes de interrupción (del temporizador A/B y base de tiempo), 2 entradas de fuente de reloj externo, activación por tecla;

Función de activación por tecla;

Usando el método SACM_S240 del códec de audio Sungyang (2.

El oscilador de bucle de bloqueo de fase (PLL) proporciona la señal de reloj del sistema;

Convertidor analógico a digital de voltaje de 10 bits y 7 canales ( ADC) y convertidor de sonido analógico a digital de un solo canal;

El canal de entrada del convertidor de sonido analógico a digital tiene un amplificador de micrófono incorporado y una función de control automático de ganancia (AGC);

Tiene una interfaz de dispositivo en serie;

Tiene función de reinicio de bajo voltaje (LVR) y función de monitoreo de bajo voltaje (LVD);

Emulador de circuito incorporado (ICE ) interfaz;

Función de seguridad;

Función WatchDog