Red de conocimiento informático - Consumibles informáticos - El papel del bucle de bloqueo de fase

El papel del bucle de bloqueo de fase

El papel del bucle de bloqueo de fase: en el campo de la medición, el bucle de bloqueo de fase se puede utilizar para medir la frecuencia y la fase de las señales.

El principio del bucle de bloqueo de fase es dar una señal, parte de la cual se utiliza como salida y la otra parte se compara con la señal del oscilador local generada por el PLL IC mediante división de frecuencia. Para mantener la frecuencia sin cambios, se requiere que la diferencia de fase sea constante. Si hay un cambio en la diferencia de fase, el voltaje en el terminal de salida de voltaje del PLL IC cambia para controlar el VCO hasta que la diferencia de fase se restablezca. lograr el propósito de bloqueo de frecuencia.

El bucle analógico de bloqueo de fase se compone principalmente de un circuito de extracción de referencia de fase, un oscilador controlado por voltaje, un comparador de fase, un circuito de control, etc. El oscilador controlado por voltaje genera una señal de amplitud constante que está muy cerca de la frecuencia requerida. Se envía al comparador de fase al mismo tiempo que la señal de referencia extraída de la señal por el circuito de extracción de referencia de fase y el error formado por el. La comparación se utiliza para controlar el voltaje a través del circuito de control. La frecuencia del oscilador cambia continuamente en la dirección de reducir el valor absoluto del error para lograr el bloqueo de fase, logrando así la sincronización.

El bucle digital de bloqueo de fase se compone principalmente de un circuito de extracción de referencia de fase, un oscilador de cristal, un divisor de frecuencia, un comparador de fase, una puerta de compensación de pulso, etc. La frecuencia de la señal emitida por el divisor de frecuencia está muy cerca de la frecuencia requerida y la señal de referencia de fase extraída de la señal se envía al comparador de fase al mismo tiempo. Cuando el resultado de la comparación muestra que la frecuencia local es alta, un. La entrada se borra a través de la puerta de borrado. El pulso del divisor de frecuencia es equivalente a reducir la frecuencia de oscilación local.

El bucle de bloqueo de fase tiene las siguientes ventajas:

⑴ Resolución de alta frecuencia, múltiples puntos de frecuencia de salida, hasta N puntos de frecuencia (N es el número de bits en el acumulador de fase) ;

p>

⑵ La velocidad de cambio de frecuencia es rápida, hasta el nivel de nosotros

⑶ La fase es continua durante el cambio de frecuencia

⑷; Se pueden emitir señales ortogonales de banda ancha;

⑸ Ruido de fase de salida bajo, que puede mejorar el ruido de fase de la fuente de frecuencia de referencia

⑹ Puede generar formas de onda arbitrarias; p>⑺ Implementación totalmente digital, fácil de integrar, tamaño pequeño, peso liviano, por lo que desde la década de 1980, varios países han estado desarrollando y desarrollando sus propios productos DDS, como Q2334, Q2220 de QUALCOMM Company de Estados Unidos; , STEL-1180 de la Compañía STANFORD; AD7008, AD9850, AD9854 de la Compañía AD, etc. La frecuencia de reloj de estos chips DDS varía desde decenas de megahercios hasta cientos de megahercios, y los chips varían desde funciones generales hasta convertidores D/A integrados y moduladores de cuadratura.