ddr3
DDR:
DDR utiliza un ciclo para transferir datos de un lado a otro, por lo que la transmisión se duplica al mismo tiempo, por lo que es como trabajar al doble de la frecuencia de funcionamiento. Por intuición, se denomina de forma equivalente, por lo que se llama DDR 200 266 333 400.
DDR2:
Aunque la frecuencia operativa de DDR2 no ha cambiado, el ancho de bits de transmisión de datos ha cambiado de 2 bits a 4 bits de DDR, por lo que los datos transmitidos al mismo tiempo son el doble. de DDR, por lo que también utiliza, etc. Las frecuencias efectivas se denominan DDR2 400 533 667 800.
DDR3:
La memoria DDR3 no aumenta la frecuencia de funcionamiento. Sigue aumentando el ancho de bits de transmisión de datos hasta los 8 bits, que es el doble que la DDR2, por lo que también alcanza un mayor. ancho de banda a la misma frecuencia operativa, por lo que los nombres equivalentes son DDR3 800 1066 1333 1600.
Por lo tanto, se puede ver que no hay diferencia en la frecuencia de funcionamiento de la memoria DDR 400 DDR2 800 DDR3 1600, pero el ancho de banda aumenta debido a la duplicación del ancho de bits de los datos de transmisión.
La frecuencia de trabajo real de la memoria está determinada por el retraso. La frecuencia de trabajo real de DDR400 y DDR2 800 es la misma. Esta última tiene el doble de ancho de banda que la primera y el mismo retraso. Si es DDR400 y DDR2 667, aunque este último tiene un ancho de banda mayor, su frecuencia real es menor y el retraso es ligeramente mayor.
¿La diferencia entre DDR2 y DDR:?
1. ¿Velocidad y cantidad de captación previa?
La frecuencia de trabajo real de DDR2 es el doble que la de la memoria DDR2. Tiene el doble de capacidad esperada de 4 bits de la memoria DDR estándar. ?
2. ¿Paquete y voltaje?
El paquete DDR es TSOPII, el paquete DDR2 es FBGA;
El voltaje estándar de DDR es 2,5 V y el estándar. El voltaje de DDR2 es de 1,8 V.
¿Captura previa de 3, bits?
DDR es una captación previa de 2 bits y DDR2 es una captación previa de 4 bits.
4. ¿Introducción de nuevas tecnologías?
DDR2 introduce OCD, ODT y POST
(1) ODT: ODT es la resistencia de terminación del incorporado. núcleo Su función es permitir que las señales DQS, RDQS, DQ y DM se consuman en la resistencia de terminación para evitar que estas señales se reflejen en el circuito;
(2) Post CAS: Es para. mejorar la utilización de la memoria DDR2 Configurar para la eficiencia;
Cuando no hay una función pre-CAS, la operación de direccionamiento de otros bancos L puede retrasarse debido a que el comando CAS de la fila actual ocupa la línea de dirección y las E/S de datos El bus O está inactivo Cuando se utiliza el pre-CAS, se elimina el conflicto de comandos y se aumenta la velocidad del bus de E/S de datos.
(3) OCD (controlador fuera de chip): ajuste del controlador fuera de línea, DDR2 puede mejorar la integridad de la señal a través de OCD. La función de OCD es ajustar la sincronización entre DQS y DQ para garantizar. Para la integridad e integridad de la señal, el objetivo principal de OCD es ajustar el voltaje en la interfaz de E/S para compensar los valores de resistencia pull-up y pull-down, con el propósito de minimizar la desviación entre el DQS. y señales de datos DQ.
Durante el ajuste, pruebe la sincronización del nivel alto DQS y el nivel alto DQ respectivamente con el nivel bajo DQS y el nivel alto DQ. Si no se cumplen los requisitos, utilice la línea de dirección que establece la longitud de la ráfaga. transmitir el nivel de resistencia de subida/bajada, la operación OCD no saldrá hasta que se califique la prueba.
La diferencia entre DDR3 y DDR2:
1. DDR2 es de 1,8 V y DDR3 es de 1,5 V;
2. , 8 bits El chip está empaquetado en FBGA de 78 bolas, el chip de 16 bits está empaquetado en FBGA de 96 bolas y DDR2 tiene tres especificaciones de paquete FBGA de 60/68/84 bolas;?
3 Número de bancos lógicos, DDR2 tiene 4Bank y 8Bank, y DDR3 tiene 8 bancos iniciales;?
4. Longitud de ráfaga, dado que se espera que DDR3 sea de 8 bits, el ciclo de transmisión de ráfaga (BL, longitud de ráfaga). ) también se fija en 8, mientras que para DDR2 y en los primeros sistemas de arquitectura DDR, también se usa comúnmente BL=4;
DDR3 agrega un modo Burst Chop (mutación de ráfaga) de 4 bits para este propósito, que es agregado por una operación de lectura BL=4. Se utiliza una operación de escritura de BL=4 para sintetizar una transmisión de ráfaga de datos de BL=8. Este modo de ráfaga se puede controlar a través de la línea de dirección de A112 bits;?
5. Al abordar el tiempo (Timing), el AL de DDR2 es 0 ~ 4 y el AL de DDR3 es 0, CL-1 y CL-2. Además, DDR3 también agrega un parámetro de tiempo: retraso de escritura (CWD). ;?
6, captación previa de bits: DDR2 es una captación previa de 4 bits, DDR3 es una captación previa de 8 bits
7. 240 ohmios están conectados a este pin. Resistencia de referencia de baja tolerancia, nueva función de frecuencia de reloj de memoria de control de temperatura programable SRT (temperatura de autorreflash) expuesta.
Se agregó la función de actualización parcial del banco PASR (PartialArray Self-Refresh), que se puede decir que realiza una lectura y escritura de datos más efectiva para todo el banco de memoria para lograr un ahorro de energía;
8 El voltaje de referencia de DDR3 se divide en dos, a saber, VREFCA, que sirve señales de comando y dirección, y VREFDQ, que sirve al bus de datos. Esto mejorará efectivamente el nivel de señal a ruido del bus de datos del sistema; p>
9. Conexión punto a punto (punto a punto, p2p), este es un cambio importante realizado para mejorar el rendimiento del sistema.