Puente sur integrado de PCH-Intel
El controlador de memoria y el controlador PCIe en Northbridge están integrados en la CPU, lo que equivale a que todo el chip Northbridge se integre en la CPU, dejando solo el Southbridge en la placa base para que se pueda entender el PCH. Como Southbridge En la actualidad, algunos de los SOC de Intel tienen incluso el PCH integrado en la CPU, como Intel. Debido a que el chip PCH se utiliza para admitir periféricos, el chip Northbridge se ha integrado completamente en la CPU, e incluso el PCIE final. El autobús se ha integrado en él. Aunque la parte del chip PCH es más rica en funciones que el chip puente sur original, sus propiedades son aproximadamente las mismas. Tampoco necesita intercambiar demasiados datos con la CPU, por lo que el bus de conexión utiliza tecnología DMI. Así, el bus DMI, que parece tener sólo 2,5GT/S, en realidad libera completamente la presión sobre el Puente Norte, a cambio de un mayor rendimiento.
El PCH tiene todas las funciones del ICH original y la función de motor de gestión del MCH original.
MCH es equivalente al chip Northbridge, que es la abreviatura de centro controlador de memoria del hub de control de memoria. Se encarga de conectar la CPU, el bus AGP y la memoria.
ICH (I. /O controlador hub control de entrada y salida Centro de dispositivos) es responsable de conectar el bus PCI, dispositivos IDE, dispositivos de E/S, etc., y es el nombre de la serie de chips Southbridge de INTEL.
1. Direct Media Interface (DMI)
Es la conexión chip a chip entre la CPU y el PCH. En el nuevo diseño de arquitectura iniciado con el chipset de la serie 4, el. La función del chip Northbridge está integrada en la CPU y la tarjeta gráfica utiliza el canal PCIEX16 para conectarse directamente a la CPU. DMI se ha actualizado a DMI2.0 y la velocidad de transmisión unidireccional de un solo canal alcanza 5GT/S. Al mismo tiempo, DMI2.0 ya no se utiliza para conectar los chips del puente norte y sur, sino para conectar. la CPU y el chipset PCH.
2. Interfaz LPC
Está diseñada para conectar chips SIO y BIOS.
3. El controlador LAN puede funcionar a múltiples velocidades (10/100/100 MB/S) y también puede funcionar en modos full-duplex y half-duplex en cualquier caso.
4. SMBus
PCH proporciona un controlador de host SMBus y una interfaz SMBus. El controlador de host proporciona un mecanismo para que el procesador inicie la comunicación con los periféricos SMBus.